This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LV273A:SN74LV273的初始输出状态是什么

Guru**** 2382480 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/700726/sn74lv273a-what-is-the-inital-output-state-of-sn74lv273

器件型号:SN74LV273A

大家好、我在设计中使用了 SN74LV273、我有两个问题

在我的设计中、Q 输出的初始状态是高电平输出、即使我在上电后将清零引脚置于低电平大约20ms

2.in 更改了数据表中真值表的表2、Q0的含义是什么、清零时为 H、CLK 为 L、D 为 X?

当我想 Q ='0'时、在 CLK 条件下、L、D 为 L、清零为 L 20ms 、然后为 H、上电后、该怎么办。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Yao、

    在上电时、任何时钟器件的初始状态通常未知或未定义、直到一个有效时钟信号进入、但是清零引脚应该将输出设定为低电平。
    2.QO 只是之前的 Q 输出、因为器件不使用时钟。
    CLR 引脚应将输出设为低电平、但您也可以尝试在 D 处设置0并为器件计时。