This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AUP1T86:帮助检查 SN74AUP1T86是否存在 leckage 风险

Guru**** 2522190 points
Other Parts Discussed in Thread: SN74AUP1T86

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/748705/sn74aup1t86-help-to-check-if-there-is-leckage-risk-for-sn74aup1t86

器件型号:SN74AUP1T86

大家好、我的客户希望使用 SN74AUP1T86、但想了解在没有输入但连接了 Vcc 的情况下、输入 A (来自 Vcc)是否会有电流消耗。 我的客户以前在 DIP 封装中发现问题。 谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Helios、
    器件的泄漏规格在电气特性表中。 高达0.5uA 的电流可能会泄漏到输入中/从输入中泄漏出来。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Emrys、感谢您的及时反馈。 在没有输入但连接了 Vcc 时、我们将看到 A 或 B 处的电压的另一个检查是什么?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您谈论的是保持输入悬空吗? 因为您永远不应该使用 CMOS 器件来实现它。。。。 在这种情况下、最好添加一个较大的下拉电阻器(通常介于10k 和100k Ω 之间)、以在不使用时保持低输入电平。