This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74121:SN74121D 输入引脚不能被下拉电阻拉至低电平。

Guru**** 2382480 points
Other Parts Discussed in Thread: SN74LVC1G123
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1209848/sn74121-sn74121d-input-pin-cannot-be-pulled-low-by-a-pull-low-resistor

器件型号:SN74121
主题中讨论的其他器件:SN74LVC1G123

您好、

我正在尝试使用 SN74121D 的引脚5 (输入 B)作为触发源、并已在引脚5接地之间连接一个2k Ω 电阻以将引脚拉低。

但是、我仍在引脚5测得1.55V 的电压。

 由于 SN74121D 需要低于0.8V 的电压电平才能被视为逻辑低电平、因此引脚5的电压不足以触发器件。

 

我是否应该选择下拉低下电阻器?

如果是、那么什么值是合适的? 或者有什么建议吗?

 

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    IIL Ω Ω、您必须能够灌入高达3.2mA 的电流、以将引脚下拉至0.4V。这最多对应于125 μ A。只需使用0 μ A。

    请注意、TTL 器件在很大程度上是过时的、销售时仅为支持传统设计。 您不能使用 SN74LVC1G123等现代器件吗?