This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TXB0108:TXB0108PWR

Guru**** 2502205 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1285697/txb0108-txb0108pwr

器件型号:TXB0108

您好!

在双向电平转换器部件号 TXB0108PWR 的数据表、页号 18有人提到这一点。  

信息 : VCCA 电源在我的板,是 3.3V 花费3毫秒 (上升时间 = 3ms)要获得稳定、请参考下图。

查询 :您能否提供任何使用离散的参考设计,我可以根据数据表中的要求有效地控制 OE 引脚,即 OE 引脚应该在 VCCA 3.3V 稳定后感应3.3V ?

还请提供下拉电阻计算?

需要修改以控制 OE 引脚的基准电路

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    数据表指出、如果输出在上电期间必须处于高阻抗状态、则需要一个下拉电阻器(微控制器需要在就绪时将线路上拉)。

    如果在上电期间输出不需要处于高阻抗状态、则可以将 OE 直接连接到 VCC

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Clemens 澄清 OE 引脚。

     有关数据 I/O 线路中的上拉的另一个查询。

    查询2 :在以前的设计中没有电平转换器,但数据 I/O 线路在旧设计中已经有10K 上拉 (请参考下图) 但在新设计中 、自从我引入 TXB0108PWR 以来、我已将现有的上拉电阻从10K 更改为100K、因为数据表中提及同样的值、可在需要时用于50K 以上的应用。 您能否确认这是否足够好?

    查询3:您能告诉我此部件的驱动强度吗? 我 n 数据表、它刚才提到了低电平。 请帮助获取价值  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Puspam:

    查询2 :在以前的设计中没有电平转换器,但数据 I/O 线路在旧设计中已经有10K 上拉 (请参考下图) 但在新设计中 、自从我引入 TXB0108PWR 以来、我已将现有的上拉电阻从10K 更改为100K、因为数据表中提及同样的值、可在需要时用于50K 以上的应用。 您能否确认这是否足够好?

    是- 100千欧姆足够大、不会与内部4K 系列驱动器发生争用。

    查询3:您能告诉我此部件的驱动强度吗? 我 n 数据表、它刚才提到了低电平。 请帮助获取价值 

    驱动强度最大为20uA。 此设计可实现自动方向性功能。

    此致、

    插孔  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    2. 100 kΩ 在理论上是可以的,但他们的目的是什么? TXB 的输出更强;如果信号为低电平、它将保持低电平。

    3. 20 µA

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jack、

    感谢您的答复。 由于 驱动强度非常低20uA 最大值是否能够驱动 NXP 的输入引脚使微控制器 MPC555连接到电平转换器的 B 端口和连接到 Xilinx 的端口使 FPGA Spartan 7?

    此致、

    Puspam

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Clemens:

    感谢您的答复。 由于 驱动强度非常低20uA 最大值是否能够驱动 NXP 的输入引脚使微控制器 MPC555连接到电平转换器的 B 端口和连接到 Xilinx 的端口使 FPGA Spartan 7?

    此致、

    Puspam

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    TXB 能够驱动 CMOS 输入。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     TXB 的"A"端口   连接到 Xilinx Make FPGA Spartan 7、配置为 LVTTL I/O。

    您能否建议  TXB 是否能够驱动 LVTTL I/O?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这些器件具有 CMOS 输入。 ("LVTTL"表示电压电平。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的澄清。 我认为我的设计能够