This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74LVCH16T245:将开漏中断连接到总线保持输入的正确方法(不建议采用与不禁用不同的方法)

Guru**** 2381840 points
Other Parts Discussed in Thread: SN74LVC16T245
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1315483/sn74lvch16t245-correct-way-to-interface-an-open-drain-interrupt-to-a-bus-hold-input-not-recommended-is-different-than-not-forbidden

器件型号:SN74LVCH16T245
主题中讨论的其他器件:SN74LVC16T245

我有一个使用总线保持245器件作为电平转换器的现有设计。  我想使用开漏驱动器驱动其中一个输入、但不建议在数据表中使用上拉电阻器。  我怀疑这是由于功耗原因、在总线保持期间会对抗上拉电阻器。 目标输入与不频繁的状态变化相关、而不是与时钟或总线信号相关。  可以想象的最大频率在3kHz 范围内。
我的输入电源轨为3.3V、这意味着 IBHLO 最大值为500uA。  如果我调整上拉电阻、使其在 VIH (2V)下提供至少200uA 的电流 、这是否足以始终切换输入?  4.7kΩ 是一种实际的价值。
是否还有其他原因我应避免采用这种方法?  我希望避免对 PCB 进行重新制造、但前提是我了解我要进行的所有权衡。