This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74AVC32T245:动态方向变化控制延迟

Guru**** 2390730 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1477435/sn74avc32t245-dynamic-direction-change-control-delay

器件型号:SN74AVC32T245

工具与软件:

您好!

我的客户有以下问题:

我还有另一个问题 请咨询、我们的案例需要 FPGA 进行动态方向改变控制。
  1. 在反向或仅需要改变方向引脚之前、我们是否需要额外控制 OE 引脚?
  2. 如何评估所需等待时间的方向周转?
数据表中有与"启用时间"相关的说明
此参数是否描述 A->B 传输到 B->A 传输转换的总延迟?
谢谢!
Owen
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    /OE 和 DIR 引脚以相同的方式影响输出。

    1.改变方向时无需使用/OE;DIR 引脚已禁用新输入侧的输出。 仅当要禁用两侧的输出驱动器时、才需要使用/OE。

    2.如第10.2节所示、DIR 时间与禁用/启用时间相同。 传播延迟会被增加、因为在最坏的情况下、新输入引脚也必须更改其值。 (例如、当旧方向为 A→B、A 输入和 B 输出引脚为低电平时、您更改为 B→A、B 输入现在施加高电平信号、则方向和值都必须改变。)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢克莱门斯!

    您好、Owen、

    似乎克莱门斯回答了你的问题。 如果还有其他帮助、请告知我们。

    此致、

    Josh