This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430FR2433:漏极开路I/O配置

Guru**** 2560390 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/657569/msp430fr2433-open-drain-i-o-configuration

部件号:MSP430FR2433

大家好,

是否有任何方法在MSP上实施漏极开路I/O?

它是否像在Hi-Z和Output Low (低输出)之间切换一样简单?

此致,

Michael

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    是的,带上拉的输入与低输出是尽可能接近的。 我认为与真正的漏极开路的主要区别是,不允许您在VCC以上拉。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Bruce和他的团队:

    感谢您的见解。

    此类配置是否有任何其他缺点? 此外,如果固件中实施了此功能,建议使用内部还是外部上拉?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    威尔逊,

    本E2E帖子( e2e.ti.com/.../1.8698万 )提供了一些有关外部和内部上拉电阻器之间折衷的附加信息(如果您仔细阅读)。 这一切取决于客户的优先级,以及他们是希望优先降低漏电流(使用外部上拉电阻)还是希望优先考虑面积和成本(使用内部上拉电阻)。 双方都能完成手头的任务。

    此致,

    Matt Calvo
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    内部上拉功能相当弱(30k-50k),因此您可能不想将其用于快速总线(或嘈杂环境)。 许多年前,我尝试使用内部上拉线进行I2C;我的电线非常短,我的总线运行速度相当慢,但即使如此,它也相当脆弱。