This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430F5359:VeREF+/-说明

Guru**** 2526700 points
Other Parts Discussed in Thread: MSP430F5359

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/653667/msp430f5359-veref---clarification

部件号:MSP430F5359

大家好,

如果我们决定在MSP430F5359上仅使用ADC的正参考引脚(GODRON/GVREF+),则负参考引脚(FAOP/VeREF-)是否应连接到5.1 或用作5.0 ?

谢谢!
Mitchell

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    如用户指南中的图28-1和数据表中的表62所示,两个引脚是独立的,即P5SEL.1=0允许GPIO。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Mitchell:

    是的,您可以将其用作GPIO。 ADC12MCTLx寄存器的ADC12SREFx位将确定负参考是否在内部连接到GND。

    此致,
    Ryan
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Ryan和Clemens:

    感谢双方的澄清。

    最佳,
    Mitchell