This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430F6736A:RST 引脚上的电压低于 AVCC

Guru**** 2535750 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/796606/msp430f6736a-voltage-at-rst-pin-less-than-avcc

器件型号:MSP430F6736A

你(们)好

我正在开发定制的功率计板...其中一项测试涉及打开/关闭240V 至12V 卤素灯。 (灯使用简单的变压器来降低电压)。

我正在 SD0P0/SD0N0处采样线路电压(适当降低)。

我注意到、只要灯打开/关闭、它就会发出很多噪声、这些噪声会表现为在大约1MHz 频率下出现的尖峰(大约5nS)、持续约50uS。

噪声不会影响我从 SD24B 获得的读数(我仍然获得正确的电压)。

我在引脚9放置了一个示波器探头、观察到尖峰已渗透到 AVcc 线路中、但它们似乎不会导致任何问题。

接下来、我在 RST 引脚上放置了一个示波器、并注意到尖峰也可以在 there...BUT...in 上看到、我注意到尖峰之间的电压现在已向下趋势到大约2V (在引脚9上未观察到这种趋势)...该低电压现在导致 MCU 复位。

我的问题是:
SD24上出现的噪声与 RST 引脚上电压的下降之间有何关系?
2.为什么 MCU 内部电压(如 RST 引脚上的电压所示)比 AVcc 低得多?

如果需要、可以上传示波器捕获。  

提前感谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Moshe、

    如果 RST 上的电压低且噪声很大、那么这显然是一个问题。 我不认为这是 MCU 问题、因为它是系统级一级。 MCU 不向 RST 线路提供电压。 RST 应该被外部上拉并具有一个滤波电容器。 滤波器电容器不能太大、因为它会干扰编程和 JTAG 通信。 图2-1显示了建议的 RST 引脚上拉和电容值。 www.ti.com/.../slau278ae.pdf

    您是否有外部上拉的 RST? 如果是、它被上拉到什么、DVCC? 该电压/噪声是什么样子的?

    谢谢、
    JD
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,JD

    感谢您的回答。

    (如果您看到了原始答复、这是对您的修正答复)。
    是的、噪声是一个问题(我正在解决)、但它无意中/间接地突出了另一个问题(我正在尝试理解)。

    回答您的问题(&添加更多问题)。
    根据用户指南和数据表、RST 引脚有一个默认启用的内部上拉电阻器。
    问题1:
    如果有内部上拉电阻器、为什么需要外部上拉电阻器?

    就其本身而言、我有一个47k 的外部上拉电阻器和一个被上拉至 DVcc 的2.2nF 电容器。 该电压在3.3V 时保持稳定(尽管噪声相同)。
    作为练习、我移除了该47k 电阻器、并看到 RST 引脚上的电压保持在大约2V (介于尖峰之间)。
    [在本例中、我希望它要小得多]

    因此、我可以推测、当尖峰出现时、RST 引脚的灌电流大约为27mA。
    但是、当灯不工作(&没有尖峰)时、RST 引脚电压保持在3.3V。 因此 RST 引脚此时不会灌入任何电流(这是常见情况)。
    问题2:
    A)为什么 RST 引脚在尖峰周围时灌入电流?
    B)为什么当灯不工作时 RST 引脚不会吸收"组"电流?

    提前感谢您
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好 Moshe、

    1.关于复位时内部默认上拉的好一点。 我在大多数 F5xx 和 F6xx 器件上忘记了这一特性。 这意味着不需要外部上拉、但在这种情况下仍建议使用外部上拉。

    2、每个 GPIO 的泄漏电流都非常小、但我认为这并不足以引起这里的问题。 您是否可能在 RST 线路上看到 RC 纹波/平均效应?

    添加第二个电阻上拉电阻器时、您会看到电压上升、基本上将上拉电阻 R 值减半、因为它与内部上拉电阻器处于并行状态。 这将减少 RST 引脚上的 RC 时间常数、这可能会增加电压、但会显示更多噪声。

    要测试这一点、您可以放置一个大小为一半的电容、而不是外部上拉电阻、看看您看到的效果是什么。

    谢谢、
    JD