This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430FR5964:SPI 通信后、引脚状态

Guru**** 662690 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1181259/msp430fr5964-after-spi-communication-pin-condition

器件型号:MSP430FR5964

你(们)好

在主控模式下的 SPI 通信(SPI 时钟输出停止并移动到 LPM2)后、

MOSI (P1.6)和 MISO (P1.7)条件是什么?

条件下拉吗? 还是上拉?

谢谢、

GR

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、GR、

    在 LPM2、所有 I/O 端口引脚、RAM、和寄存器不变、  用户指南的第1.4章对此进行了说明。

    因此、您可以通过 PxREN 和 PxOUT 寄存器设置 P1.6和 P1.7状态、默认设置为禁用。

    此致

    SAL

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Sal、

    感谢您的快速回复。

    此致、

    GR