This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430F6638:减少外部触发器和 ADC 采样结束之间的延迟。

Guru**** 2516170 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/611545/msp430f6638-reduce-the-latency-between-external-trigger-and-end-of-adc-sampling

器件型号:MSP430F6638

我遇到了需要对短脉冲(~140ns)的高电平进行采样的情况。 我已将 ADC12设置为在引脚上进行恒定采样、因此 ADC 电容应足够好地跟随信号。 我还将另一个引脚连接到比较器的输出、该输出在脉冲的前缘触发。

我遇到的问题是、在25MHz 时钟下、GPIO 引脚中断与手动清除采样寄存器之间的延迟似乎约为480ns (我想无论如何...)。 因此、我应该捕获脉冲、但停止捕获需要太长的时间。

我看到有一种方法可以通过计数器输入触发 ADC、但这似乎是完全(自动)的 ADC 采样转换操作。 这是正确的、还是可以停止进程中的采样(并可选择启动转换)?

还有其他建议吗?

-Travis

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    请在 ADC12CTL0寄存器和 ADC12CLK 源中检查采样/保持时间。
    正如我看到的、ADC 最大时钟被指定为5.4Mhz、最低采样保持时间为4个时钟。
    这会导致~800ns 的最小采样时间。
    这是否能回答您的问题?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Travis、

    我将关闭此主题、但如果您有任何其他问题、请随时回复此评论、问题将重新打开。

    此致、
    Caleb Overbay