请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:MSP430F5438A 我使用的 A2D 提供了一个与 自由运行时钟同步的串行数据流、以及一个信号- DataReady-(也同步到同一个时钟) 、该信号决定实际数据的开始 并在整个24位中保持有效。
我试图诱骗 SPI 接口对该流进行解串化。
问题是、自由运行时钟足够快、可以防止我对 DataReady 采样并使 SPI 模块从复位状态中释放出来。
从我对 STE 描述的理解来看、它看起来像是使用 DataReady、因为 STE 输入会在相对于下一个时钟的足够时间内释放 SPI 接收状态机。
我对4线制从机模式下 STE 的理解是否正确?
非常感谢