This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSP430F4371:如何将外部并行存储器与 MSP430配合使用?

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1189075/msp430f4371-how-to-use-external-parallel-memory-with-a-msp430

器件型号:MSP430F4371

您好!

我无法访问以下代码: ftp://ftp.ti.com/pub/data_aquisition/ECG_FE/ADS1292/ADS1x9x_MSP_SourceCode.zip

我想知道 TI 如何使用 MSP430并行访问闪存或任何并行 RAM?

最终目标不能使用串行存储器、因为它对噪声非常敏感。

非常感谢您的帮助

此致、

Steve MCU King :-)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    MSP430没有任何此部件的并行接口示例。 您必须通过写入 GPIO 寄存器对其进行位感叹号。 我建议对所有线路使用相同的 GPIO 端口、因此每个数据发送/接收只需写入一个端口。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    从原理图中可以看到、这不是很并行。 我看到一个8位数据连接加上一组控制信号来控制 NAND 闪存。 因此、地址和数据似乎共享该数据总线、并且必须移入。 比1位宽的总线快一点、但并不是我在考虑并行存储器时所想到的。

    如果串行存储器接口导致噪音问题。 您的设计可能会遇到对噪声敏感的问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Jace H.和 David Schultz

    感谢您的提示、我更改为使用 FR5994、因为我已经拥有开发板并完成了一些代码。

    端口3已完成、因此我可以使用该端口为 I/O 数据线路进行原型设计。

    对于 P3DIR 和 P3SEL 的使用、您有什么建议吗?

    这也是我 之所以寻找代码的原因、是因为在程序执行期间端口(输入/输出)发生了切换

    我需要以最低频率快速读取/写入内存(以降低噪声),这就是我进入并行内存的原因

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Steve、

    您的应用程序将必须管理何时将 ehte 端口转换为输入或输出。 不过、您可以同时对整个端口进行读取和写入、因此可以执行并行端口。