This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SM320C6748-HiRel:升级版,带启动引脚

Guru**** 670150 points
Other Parts Discussed in Thread: ADS4245
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1082084/sm320c6748-hirel-upp-with-boot-up-pins

部件号:SM320C6748-HiRel
线程中讨论的其它部件:ADS4245

您好,
我们有由 ADS4245端口 B 驱动的 DSP uPP_XD 引脚,启动引脚2和3被拉起,其余的启动引脚被拉下以启用闪存启动配置(boot[7:0]= b00001100)。 这些驱动器最多可达1.8 DRVDD。 有人能帮我们解决为什么无法启动的问题吗?
我们确保 DSP 启用了1.8 AVDD 至 ADS4245的导轨,并希望在 DSP 启动前禁用该导轨。 1.8一直启用到 ADS4245的 DRVDD 导轨,并将引导引脚拉至该导轨。  
DSP 引脚是否应该仅在应用核心电压时为 Hi-Z,以便在闪存中禁用1.8AVDD 导轨后,启动引脚是否稳定,并随相应的上拉和下拉操作而变化?

如果禁用了1.8 AVDD 导轨,我们是否希望 ADS4245输出引脚处于 Hi-Z 状态?
如果启用了1.8 DRVDD 引脚且禁用了1.8AVDD,那么输出会发生什么情况?
在从闪存加载固件之前,DSP 引脚是否应该仅在应用核心电压时为 Hi-Z?

请提供帮助。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,
    我们还尝试了“全局断电”模式,该模式必须将输出缓冲区置于高阻抗状态,这对我们的配置也不起作用。 由于某些原因,输出缓冲区将被向下拉。  
    请相应地帮助或指导我们。

    谢谢,
    巴拉望

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    TI 的任何人都可以对此提供帮助?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    没人?