This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320C6418:边界扫描测试

Guru**** 657930 points
Other Parts Discussed in Thread: TMS320C6418
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/946706/tms320c6418-boundary-scan-testing

器件型号:TMS320C6418

"www.ti.com/.../sprm163"下载的 BSDL"TI TMS320C6418" 显示 "TMS320C6418的属性合规性模式 :实体为"(rsv06、emu1、reset_z)(001)"、因此我将 rsv06和 emu1绑定到低电平、然后在执行 BSDL 所说的几个时钟脉冲后将 reset_z 绑定到高电平。

--可以执行扫描。 要复位器件、允许切换芯片 CLKIN
--当 RESET 被拉至低电平然后释放为高电平时。 BSCAN 将不响应

"根据仿真、除非"&、否则 BSD JTAG TAP 可能无法正常工作
"器件已首先复位。 "&
"复位上升沿后只需要几个 CLKIN 脉冲。

之后、我仍然无法从它获得答案

有人可以提供帮助?

此致、提前感谢

Matteo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matteo、

    这是边界扫描问题、还是 JTAG 端口无法正常工作的电路板功能问题?  您的电路板是否通过了简单的 JTAG 扫描链测试?

    Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是一个电路板功能问题、确切地说是我的 TM 未通过简单的 JTAG 捕捉链测试。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matteo、

    您将需要验证原理图和装配体。  实现 JTAG 端口扫描路径连接所需的资源非常少。

    1. 您需要使所有电源都处于额定电平。  在上电后、器件需要在定义的时序中退出复位状态、并且可能是时钟。
    2. 需要注入时钟、以使器件能够通过器件正确传播同步复位。  器件时钟不是 JTAG 操作的要求、但它确保器件内部处于稳定状态。
    3. 其他 compliance _enable 信号需要处于 BSDL 文件中规定的级别。
    4. 最后、4个 JTAG 输入引脚(TCK、TMS、TDI 和 TRSTn)必须按照 JTAG 标准正确定序。  这应该足以实现 IR 链测试或 DR 链测试、其中 TDI 引脚上计时的信号在定义的时钟数之后出现在 TDO 引脚上。

    Tom

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我在接线中发现错误、emu1未正确连接至低电平。

    非常感谢 Tom!

    无光泽