This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3352:从无效 PWRONRSTn 查询启动时间

Guru**** 667810 points
Other Parts Discussed in Thread: TPS650250
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1215615/am3352-inquiry-about-bootup-time-from-de-asserted-pwronrstn

器件型号:AM3352
主题中讨论的其他器件: TPS650250

您好、团队成员:

我们的客户正在使用 AM3352BZCZ60开发下一代系统。

从 PWRONRSTn 变为低电平->高电平到 开始访问引导器件(SPI0)的时间是否有规格/数据表定义?

由于 SPI-Flash 的要求、这次似乎有局限性、客户希望确认。 客户试过验证、确认这次大约是47usec。 由于此要求大于16ms、因此不存在任何问题。 如果 TI 有任何与此相关的数据/定义、您会与我们分享此信息吗?

如果您能就该调查分享专家的建议/意见、我们将不胜感激。

此致、

宫崎市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Miyazaki

    感谢您的查询。

    请参阅数据表中提供的以下各项。

    以下常见问题解答提供了指向所有关键配套资料的链接、包括数据表。

    https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1189177/faq-am3351-am3352-am3354-am3356-am3357-am3358-am3359-custom-board-design-collaterals-to-get-started?tisearch=e2e-sitesearch&keymatch=faq%3Atrue

    以下是我的输入  

    启动模式–通过锁存在 PWRONRSTn 复位输入引脚上升沿的启动配置引脚来选择启动模式

    我正在向专家咨询、WARMRSTn、 nRESETIN_OUT 输出是否可以用于 快速指示启动。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Miyazaki

    此外、Pls 还参考了以下我从专家处收到的其他信息。

    WARMRST 可以用作关于 ROM 何时在 AM335x 上开始执行的通用指南、但并不精确。  

    例如、如果您查看 TRM 中的图8-26或图8-27、您将看到在热复位变为高电平后、有一些时间使复位通过器件传播。  只有在这段时间之后、ROM 才会开始执行。  AM335x 中未定义该时间。  

     

    我想我对客户的原始问题感到困惑。  

    由于 SPI-Flash 的要求、这次似乎有局限性、客户希望确认。 客户试过验证、确认这次大约是47usec。 由于此要求大于16ms、因此不存在任何问题。

    请帮助了解客户担心 SPI 闪存的确切限制吗?

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Sreenivasa:

    感谢您的评论。

    我将请客户参阅  TRM 中的图8-26或图8-27。  热复位变为高电平后、有一段时间可以通过器件传播复位、因此我将告知此时间在 AM335x 中未定义。

    我将询问客户 所担心的 SPI 闪存的确切限制是什么。

    此致、

    宫崎市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Miyazaki

    感谢您的留言。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    关于客户使用的 SPI 闪存的限制、我收到了客户的反馈。

    似乎从加电到访问它需要16ms (最小值)的时间。 客户正在使用 TPS650250 PMIC 器件、而 TPS6502的 PWRFAIL 引脚连接到客户电路中的 AM33502的 PWRONRSTn 引脚。 此外、该过程需要4ms 才能在上电后 PWRONRSTn 变为高电平。 这就是客户询问是否有此定义的原因。

    我想关闭这个 TT、因为我已经分享了您的意见。

    感谢您的澄清。

    此致、

    宫崎市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Miyazaki

    感谢您提供宝贵意见。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的  Sreenivasa:

    我刚刚收到客户的一个问题。
    由于 AM335x 中未定义该时间、这意味着 TI 不能保证该时间超过16ms。 是这样吗?

    我相信是这样,但是,我需要专家的评论。

    非常感谢您的建议。

    此致、

    宫崎市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Miyazaki

    感谢您提出其他问题。

    您的理解是正确的。

    此致、

    Sreenivasa.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Sreenivasa:

    感谢您发送编修。

    此致、

    宫崎市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Miyazaki

    感谢您的 留言。

    祝你度过美好的一天!

    此致、

    Sreenivasa.