This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TRF3722:低温下 TRF3722 PLL 解锁问题

Guru**** 679710 points
Other Parts Discussed in Thread: TRF3722
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/952094/trf3722-trf3722-pll-unlock-issue-in-low-temp

器件型号:TRF3722

大家好、团队、

目前、我的客户发现 一些 TRF3722将在低温下解锁。您能提供一些调试此问题的建议吗? 非常感谢!

器件配置:参考输入为10M。 PLL 配置为950M 至1700M。

问题出现的时间:温度降低至-30摄氏度。

我们已经执行并将执行的测试:

1.在低温下出现问题时进行 VCO 校准,当 VCO 配置为特定频率时,PLL 可以锁定。 但 对于某些频率、PLL 在进行校准后无法锁定。

2. 我们在坏频率周围尝试了相同的测试(即使校准后 PLL 也无法锁定的 PLL 频率)。 当 来自坏频率的频率偏移小于+/-500kHz 时 、问题 就会存在。 当来自坏频率的频率偏移大于+/-500kHz 时 、问题可能会消失。  由于问题是在特定频率下出现的、我怀疑 VCO 电容器中的某些电容可能有问题。

我们还将降低 v_cal_ref 电压(寄存器0xd 的位23、24、25)、以查看问题是否可以解决。 对于有问题的当前配置、它设置为1.11V、我们将尝试0.9V。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    您是否可以尝试减慢校准时钟(增加分频比)以检查锁定的稳定性?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Kang,

    您是不是说将 cal_clk 减慢 0x9的位27-30并检查低温下的锁定稳定性? 当前配置为[1111]=fest (Rdiv/128)、我将尝试[1000]=default (1xRdiv)。 请问您为何怀疑 CAL_CLK 会触发此问题? 谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Qiang、

    您可以参阅第8.4.4节。 校准过程比较了 PTAT (随温度变化的电压基准)与 VCO。 通过降低校准过程的速度、我希望这有助于校准过程的稳定时间、从而能够进一步优化 VCO 组选择。

    我们已经看到这有助于一些客户提高温度稳定性。  

    -Kang