This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7900EVM:定制板上的 AFE7900EVM 集成为仅具有 FMC 连接器的项目开发

Guru**** 2387080 points
Other Parts Discussed in Thread: AFE7900, AFE7900EVM, LMK04828
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1263095/afe7900evm-afe7900evm-integration-on-custom-board-developped-for-project-with-only-fmc-connector

器件型号:AFE7900EVM
主题中讨论的其他器件:AFE7900、、 LMK04828

您好!

为了快速开发基于 FPGA 和 AFE7900芯片的原型机、我想通过 FMC 连接器将 AFE7900EVM 评估板集成到我自己的 FPGA 平台上。

我已经学习了 AFE7900EVM 的原理图、用于控制 AFE7900主要功能的所有信号都可以用于  外部板(通过 FMC 连接器)。 这只有在安装或未安装多个电阻器时才可能实现。

但是、内部时钟发生器(LMK04828)似乎只能通过在 AFE7900EVM 上实现的 USB 链路(FT4232H)进行配置。 因此、有必要使用 USB 来配置 LMK04828时钟发生器。
您能确认我的分析吗? 或者、您能否告诉我是否可以将 AFE7900EVM 板集成到不带 USB 配置的自定义 FPGA 主板上(通过 FMC 连接器)、而只能通过 FMC 连接器?

此致

B_引脚

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Benoit、

    正确、LMK SPI 仅路由到 FTDI 芯片。 在未来的所有电路板上、我们将解决此问题。  

    对于电流板、我们已经能够通过对 LMK SPI 进行蓝色接线来克服这一问题。  可以对 AFE EVM 进行以下更改、以将 LMK SPI 连接到 FMC 连接器。 除了对 AFE SPI 进行更改外、还应进行这些更改。

    对于 LMK_SCK、我们已将一条线从 R248连接至 R88。

    对于 LMK_sDIO、我们在 R249和 R87之间连接了一根导线。

    对于 LMK_CS、我们将一根导线从 R242连接到 R9的顶部焊盘。 (为了避免焊盘撕裂、您也可以用一个大电阻1MΩ Ω 来填充 R9、并将导线连接到这个电阻、在一侧连接到 FMC 连接器)

    此致、

    大卫·查帕罗

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:

    感谢您的回答。 关于 CPLD 功能的最后一个问题。

    CPLD 连接到 AFE7900上、其某些信号可能断开或为 GPIO =>没有问题

    但是、AFE7900睡眠引脚仅连接到 CPLD、没有 FMC 交互=>这是一个问题
    1.什么是 CPLD 函数? 正常运作是否重要?

    2.是否可以定制 CPLD VHDL 以通过 SPI 链路(例如 SEN 等 SPIA + FPGA2CPLD)实现 CPLD 与 FMC 之间的通信?

    此致、

    贝诺伊特

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Benoit、

    1.我们不使用 CPLD、大多数 EVM 上会将其删除。 它将无法使用 AFE79xx GUI 对 AFE 进行编程/控制。 如果需要睡眠引脚、则可能需要将其用蓝线连接至 FMC 连接器上的开路引脚。  

    2.由于我们不使用 CPLD,这是我们以前没有测试过的东西。 我们可能没有任何可用作此参考的 VHDL。  

    此致、

    大卫·查帕罗