This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AFE7950EVM:SPI 启动指南

Guru**** 1818760 points
Other Parts Discussed in Thread: AFE7950EVM, AFE7950
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/rf-microwave-group/rf-microwave/f/rf-microwave-forum/1422838/afe7950evm-spi-bringup-guide

器件型号:AFE7950EVM
Thread 中讨论的其他器件: AFE7950

工具与软件:

早上好、

我尝试使用随 AFE7950EVM 文档提供的 Xilinx FPGA 示例配置 AFE79xx SPI 启动指南。 为了能够创建限制、我将使用用户指南 PDF 中提供的表作为参考、该表概述了引脚的连接。 我正在通过 FMC 连接器查找与 LMK 模块进行 SPI 通信相关的引脚。 但是、电路板的原理图显示、访问这些路径的唯一方法是通过 USB 连接。

我缺少什么吗? 或者 不需要通过 FMC 连接器获得与 LMK 相关的 Xilinx FPGA 示例 AFE79xx SPI 启动指南上的连接参考?

顺便说一下、我使用的是 Versal 板 VCK190。

如有任何帮助、将不胜感激。

感谢您的观看。

此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jose:

    为了对 LMK 进行编程、您需要从电阻器连接跳线。 您必须使用跳线将 R9连接到 R242、将 R88连接到 R248、将 R87连接到 R249。

    是文档名称 SBAU412A ??

    此致、

    Bala.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bala:

    是的、是这样、但没有最终结果 A.

    我可以在哪个文档中找到您建议的更改的参考?

    此致、

    Jose

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jose:

    https://www.ti.com/lit/ug/sbau412a/sbau412a.pdf 

    Reagrds、

    Bala.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bala:

    感谢链接。 相关文档置于  AFE79xx 系列高速收发器设计和支持文件、  安全资源区域、不是最新的、仅供记录使用。

    非常感谢。

    Jose。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jose:

    我不能得到你所说的。 此外、我对 C 代码中的一些函数(如 rst_afe79 ()、enable_JESDIP ()、enable_JESDTXIP ())也有一个疑问。  

    您是否知道这些函数的任何相关信息?

    Reagrds、

    Bala.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bala:

    我看了一下函数。 看起来类似于构建 AFE7950寄存器值的函数。 问题是什么?

    此致、

    Jose

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jose:

    在这些函数中、我们将切换一些名为 RSTn、JESD TXRST、JESD RSTn 的位。 我认为我们需要将这些信号发送到 AFE79xx、这样就会发生复位。 如果您对这些有任何想法、可以与我们分享、我对这些 AFE 尚不熟悉。 我需要这些方面的帮助。

    此致、

    Bala.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bala:

    如果您尚未完成此操作、我建议您请求访问该板的文档、访问权限在 Importat Note 横幅中的描述下方。  https://www.ti.com/tool/AFE7950EVM?keyMatch=AFE7950EVM&tisearch=universal_search&usecase=hardware

    在该文档中、有一个 SPI 通信设计示例、其中软件要加载到带 Vitis 的 FPGA 中。 该软件的主要功能是通过支持 SPI 协议的 FMC 连接器调用配置 AFE7950EVM 电路板所需的功能。

    我不确定答案是否针对您关注的问题。

    此致、

    Jose。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jose:

    感谢您的帮助。  

    我不知道你现在说的是什么。 我是初学者、因此我对这些 Vivado 和 AFE79xx 了解不多。 我将发送设计的屏幕截图、如果发现设计中遗漏的地方就可以告诉我。 我需要有关此方面的帮助。

    此致、

    Bala.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Bala:

    您的设计看起来很好。 我检测到的唯一棘手的问题是请记住在限制文件中正确分配 SPI 使能位的引脚。

    此致、

    Jose

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jose、

    应遵循已链接的 ALA 应用手册、以便 FPGA 通过 FMC 启动 AFE。 对于包含 Versal 开发套件的 SPI 设计、需要注意的一点是、AFE EVM 和 FPGA 之间存在不同的 I/O 电压电平。 AFE SPI 为1.8V、FPGA 为1.2V、因此建议在两者之间使用电平转换器。 对于在 AFE EVM 上进行测试(在 SPI 上没有电平转换器)、可以取代在发送到 FPGA 的信号上使用分压器 的做法、这需要制作硬件模块。  

    此致、

    David Chaparro  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    David、

    是否有任何定义 Versal 示例的参考设计或参考文档?

    此致、

    Jose。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Joes:

    可通过以下链接申请 TI JESD204C IP。

    https://www.ti.com/drr/opn/TI204C-IP 

    此致、

    David Chaparro