This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TIDA-00996:多发送器的多 DAC 同步

Guru**** 664280 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/tools/simulation-hardware-system-design-tools-group/sim-hw-system-design/f/simulation-hardware-system-design-tools-forum/683169/tida-00996-multiple-dac-synchronization-for-multi-transmitters

器件型号:TIDA-00996

大家好、

我尝试同步物理隔离的多个 DAC 的输出。 下面描述了一种可能的方法。 它由 TI 仪器[ http://www.ti.com/lit/ug/tidubh1/tidubh1.pdf ]进行了评估。

DAC 的最大输出频率应约为1.5GHz、同步精度应低于10ps。

想法如下:

一个中央稳定基准时钟被分成两个长度相等的匹配路径(长度匹配#1)、这两个路径为 DAC EVM 板上的 LMK0482xB 时钟调节器供电。 通过适当调整分离时钟分配板、两个器件的 SYSREF 输出应通过 FMC 连接器馈送分离的 FPGA 板、并进行相位校准。

FPGA 被组织为主从结构。 例如、FGPA 板#0发送触发信号、用于释放数据本身以及 FPGA 板#1的数据。 电缆的长度也应匹配(长度匹配#2)。

最后、数据会同步(例如借助 JESD204B 接口) 发送到 DAC、DAC 输出正弦波(希望是)相位对齐。

我在这个领域很新、因此提出了几个问题。

 

Q1:将多个分离的 DAC 与指定参数(1.5GHz 输出、精度< 10ps)同步的目标是否接近可能?

 

Q2:是否有其他设计方案可替代将分离的 DAC 与独立的 FPGA 板同步的想法? 不过、在同等器件的帮助下使所有长度匹配的想法非常直观。

问题3:我不确定下图。 我认为刻度显示一个电网为2ns、我有兴趣了解一下、如果放大一个电网、例如100ps 电网、抖动和相位偏移看起来是什么样的。

Q5:数字波束形成概念的设计有多灵活? 是否可以自行对器件进行编程、例如编程成网格的双射束、或者只需依赖 TI 和 Altera 软件即可。

此致、

Dave

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dave、

    我们将仔细研究您的问题、并将很快返回给您。

    此致、

    Jim

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Dave、

    对于问题1、DAC 的模拟部分存在固有不匹配、需要在电压和温度范围内对其进行特性描述、然后我们才能回答此问题。 这将需要大量的工作、并且需要根据机会做出业务决策来进行此测试。 对于 单电压和 恒定温度的情况、可能可以实现该值。

    对于问题2、如果向所有 DAC 和 FPGA 发送通用 SYSREF 和器件时钟、则应该可以这样做。

    对于问题3、网格间距为2ns。

    对于问题4、有客户使用此部件来形成波束、但这是我不太了解的主题。

    此致、

    Jim