This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] CC1120:模拟传输使能配置

Guru**** 666710 points
Other Parts Discussed in Thread: CC1120
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/wireless-connectivity/sub-1-ghz-group/sub-1-ghz/f/sub-1-ghz-forum/1027559/cc1120-analog-transfer-enable-configuration

器件型号:CC1120

大家好、

是否有人可以解释 IOCFG3 (2、1、0)- GPIO3 (2、1、0)引脚配置模式的用途?

这是 ADC 之前的模拟输出(信号)吗?

我们正在寻找可通过外部 ADC 对 IF I/Q 信号进行采样的解决方案。

我知道这是可能的、因为我可以在 SigFox SDR 软件狗的实施中看到它。 有使用音频 DAC 对其进行采样。

是否有人可以提供一些有关如何为此类操作配置 CC1120寄存器的参考?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    请检查此主题: https://e2e.ti.com/support/wireless-connectivity/sub-1-ghz-group/sub-1-ghz/f/sub-1-ghz-forum/527413/cc1125-adc-i-and-q-data-samples-and-clock-on-gpio-pins-iocfgx-gpiox_cfg-46 

    为什么要使用外部 ADC? 我不会期望比内部 ADC 具有更好的性能、因为当您的信号在 PCB 上进行外部布线时、会拾取噪声。  

    Simon  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Simon、

    我已经注意到这个线程了、我的问题是读取它的结果。

    如用户手册第71页"11寄存器说明"中所示、如果将位7 "GPIO2_ATRAN"设置为1、那么什么对我来说不清楚呢?

    我前面有一个 Sigfox DSR USB 软件狗、它们似乎 通过外部(音频) ADC WM8782S 实现了 CC1120 I/Q 基带重采样:

    使用外部 ADC 的原因是、数据采样(时钟)可以独立于 MCU 和 CC1120之间。 这主要简化了硬件设计(无需 FPGA 来实现过采样和 FIFO、以及由于具有多个时钟的系统而导致的所有其他频率精度问题)。

    那么、在内部 ADC 之前、有哪些选项可以在模拟域中获取 I 和 Q? 他们正在上述软件狗中执行此操作、但阅读 CC1120用户手册并不清楚如何准确执行此操作。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Igor、  

    此用例未得到官方支持、在与 rnd 进行进一步讨论后、我们无法100%确定是否可能实现。 如果您正考虑以这种方式使用 CC1120、请与您的 TI 销售代表联系。 我们无法在公共论坛上支持非官方使用案例。  

    Simon  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Simon、

    好的、我明白了。 在此阶段、我们正在为我们的应用选择器件、CC1120不是"必须拥有"器件。  

    Sigma/Delta 流可以通过简单的 LCR 低通滤波器轻松转换为模拟域、我相信这正是其他人所做的。 然后、它被外部 ADC "数字化"并返回到数字。 对于低信号性能、我同意没有必要采用最佳方法。

    您能否提供有关建议  的 LVDS 输出的更多详细信息?

    问题:

    '两个引脚中的哪个[GPIO2、GPIO3]对 LVDS 差分对具有正极性?'

    这一问题从未得到答复。 请回答。

    此外、在文章中、建议在通道滤波器之后由 SPI 接口拾取 I/Q 数据。

    请提供有关如何执行该操作以及数据格式、寄存器配置的详细信息吗?  数据表未提供任何见解。

    此致、

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Igor、  

    我已要求从 rnd 获取更多详细信息。 我会在收到反馈后尽快回复您。  

    Simon  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Igor、  

    对拖延表示歉意。 我仍在等待来自 Rnd 的反馈、但他们承诺在今天晚些时候再次与我交流。  

    Simon  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!  

    我终于得到了答案。 GPIO2是 LVDS 接口的正极性、GPIO3是负极性。  

    Simon  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Simon、

    感谢你的参与。 在此阶段、我没有其他关于此主题的问题。

    此致、

    Igor