This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TS3A5018:TS3A5018未使用的引脚

Guru**** 2380370 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/1050184/ts3a5018-ts3a5018-unused-pins

器件型号:TS3A5018

我计划使用该部件、但只有四条路径中的两条。  我可以将未使用的引脚保持悬空吗?  我将具体介绍 NC3、NO3、COM3、NC4、NO4、 COM4.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Andy:

    简而言之、不建议这样做、最佳做法是使用50欧姆电阻接地端接这些类型的多路复用器上未使用的模拟 I/O 引脚。

    答案很长、但这样做会产生后果、但可能不会产生太大影响。 实质上、如果系统降低传输线路效应(作为一般经验法则、这是获取  从源到负载的路径长度 L、并将其与通常可近似为 λ= c / f 的信号波长进行比较 (光速除以信号频率)、 如果将 发生 λ/16 < L 的传输线路效应)、则可能会由于未端接的浮动模拟 I/O 引脚而产生反射、因为 I/O 路径之间存在寄生连接。 当这些端接时、有助于缓解由于反射而导致的问题。 但是、如果电路的路径长度小于波长的1/16、则可以忽略任何传输线路影响、并且可以使引脚保持悬空。 如果路径长度介于波长的1/16和1/10之间、则传输线的影响可以忽略不计、其中浮点也不会导致大问题。 这取决于具体的应用程序设置、包括要以何种方式继续操作的物理几何体。  

    如果您有任何其他问题、请告诉我!

    最棒的

    Parker Dodson