This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 16DYYPWEVM:顶层/底层之间的距离

Guru**** 1703840 points
Other Parts Discussed in Thread: TMUX1574, 16DYYPWEVM
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/973010/16dyypwevm-distance-between-top-bottom-layer

器件型号:16DYYPWEVM
主题中讨论的其他器件:TMUX1574

大家好、

我的客户正在使用 16DYYPWEVM 评估 TMUX1574。

是否可以提供顶层和底层之间的距离(GND 平面?) 层?

客户希望知道考虑寄生电容的仿真值。

此致、

Shota Mago

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Shota、

    感谢您对该 EVM 的提问和关注。 这是一个可用于功能和直流测试的通用板。

    如果您需要在仿真中考虑该值、该电路板顶层和底层之间的距离为59.2mil。

    此致、
    Kate

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Kate、

    注意到。

    感谢您的快速回复。

    此致、

    Shota Mago