This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] SN74CB3Q3245:引脚对引脚偏斜

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/949181/sn74cb3q3245-pin-to-pin-skew

器件型号:SN74CB3Q3245
传播延迟为0.2nsec (最大值)。 每个输出引脚之间的偏斜是多少?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    因此、我们不对该器件上的通道偏斜进行规格说明。 传播延迟也是数学推导出来的-在实验中未测量。 这来自于使用特定负载条件计算电路的 RC 时间常数。  

    但是、您可以粗略估算最坏情况下的偏斜。 测试的基本设置如下所示:

    图1显示了基本测试设置、图2显示了简化模型。 传播延迟的计算方法为 RC 常数;因此、要找到时间常数、请使用图2中的电路来找到 R_TH。 对于图2、这可以简化为 R_ON // R_Load。 取 R_TH 并将其乘以总电容、您将得到通道的传播延迟。  最大可能的偏斜是一个通道为最大 Ron、一个通道为最小 Ron;则通道之间的偏斜最大。 但是、如果整个芯片的环境条件相同、并且进入每个端子的信号相似、则该值将较低。

    最棒的

    Parker Dodson