请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TS3DDR4000 我看到数据表在其概述中提到支持 SSTL_135、但是数据表中没有任何其他地方明确提到支持1.35V 逻辑电平。
在 DDR3控制器与其对应的 DDR3L IC 之间多路复用1.35V 信号时、您能否确认器件是否正常工作?
谢谢、
Alexandre Prulx
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我看到数据表在其概述中提到支持 SSTL_135、但是数据表中没有任何其他地方明确提到支持1.35V 逻辑电平。
在 DDR3控制器与其对应的 DDR3L IC 之间多路复用1.35V 信号时、您能否确认器件是否正常工作?
谢谢、
Alexandre Prulx
因此、使用1.35V 逻辑(高于1.35V 时为逻辑控制高电平)将适用于 SEL0和 SEL1引脚、但对于使能引脚不可行、使能引脚仅用于切换至断电模式、其中所有通道都是隔离的。 使用 SEL0/1引脚上的1.35V 逻辑、在数据表中的逻辑控制表中列出的四种组合之间进行选择仍然是可行的。
此外、在上表的前两行中、您会看到、当您保持在 Vdd 电源的建议电压范围(2.375V 至3.6V)内时、通过信号路径(A0-11、B0-11、C0-11)多路复用1.35V 信号时、器件将正常工作。 对于建议的 Vdd 范围内的任何电压、您可以通过此器件传递0至3.3V 电压、只要电流和频率也保持在限制范围内、此器件就能正常工作。 这是一个非常高的带宽(~6GHz)、因此我假设这不会带来太多麻烦。
希望这对您有所帮助、
Rami