请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN74LV4053A 尊敬的 TI:
我的客户希望了解传播延迟时间的测试标准。 它是 从输入信号上升沿的50%到输出信号上升沿的50%吗? 还是 从输入信号的上升沿的100%到输出信号的上升沿的100%?
谢谢!
此致!
Eric
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 TI:
我的客户希望了解传播延迟时间的测试标准。 它是 从输入信号上升沿的50%到输出信号上升沿的50%吗? 还是 从输入信号的上升沿的100%到输出信号的上升沿的100%?
谢谢!
此致!
Eric
尊敬的 Eric:
传播延迟被定义为输入和输出电压波形上指定基准点之间的时间、此时输出从一个定义的电平(高电平或低电平)变为另一个定义的电平 (TPD = tPHL 或 tPLH)。它通常定义为输入脉冲的50%点到50%点之间的时间。 输入脉冲通常在50%时超过基准阈值。
传播延迟是由理想电压源(零输出阻抗)驱动时开关典型导通状态电阻和指定负载电容的计算 RC 时间常数
SN74LV4053A 数据表中的传播延迟规格是指 图4中的测试电路。
从测试电路中可以看到、上升和下降时间取决于器件输出端的负载条件。
谢谢
Saminah