请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN74CBTLV3245A 我注意到,在较高的 VCC 下,tpd *更高*。 这对我来说毫无意义。 为什么随着 VCC 电压的升高、tpd 会更高? 不应该降低?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我注意到,在较高的 VCC 下,tpd *更高*。 这对我来说毫无意义。 为什么随着 VCC 电压的升高、tpd 会更高? 不应该降低?
尊敬的 John:
感谢您使用 e2e。
传播延迟是输入和输出电压波形上指定基准点之间的时间、此时输出从一个定义的电平(高电平或低电平)变为另一个定义的电平(tpd = tPHL 或 tPLH)。
对于 SN74CBT器 件、传播延迟的测量范围为输入信号上升沿的50%到输出信号上升沿的50%。
当您增大 Vcc 时 、与较低 Vcc 时相比、50%的电压电平也更高、 因此您会看到传播延迟稍高。
此致、
Saminah