请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:SN74CBTLV3245A 在我们的设计中、我们使用 CPLD 来控制 SN74CBTLV3245APWR 的 OE。 CPLD 设置为高电平(3.3V)当 SN74CBTLV3245APWR 断电且 CPLD 的驱动强度为9mA 时、 SN74CBTLV3245APWR 在这种情况下是否会损坏?如果会、可以减小 CPLD 的驱动强度 以避免此风险?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在我们的设计中、我们使用 CPLD 来控制 SN74CBTLV3245APWR 的 OE。 CPLD 设置为高电平(3.3V)当 SN74CBTLV3245APWR 断电且 CPLD 的驱动强度为9mA 时、 SN74CBTLV3245APWR 在这种情况下是否会损坏?如果会、可以减小 CPLD 的驱动强度 以避免此风险?
这是允许的;请参阅 [FAQ]逻辑器件的输入电压(Vi)是否可以高于电源电压(Vcc)?
您好、Bin、
正如 Clemens 在 常见问题解答中提到的、该器件在 Vcc=0 (器件断电)时不支持高达3.6V 的输入电压。 在此处所述的条件下使用器件时可能没有问题。
如果我能在这里提供进一步的帮助、请告诉我!
谢谢!
Alex