This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

F28M35X datasheet中关于管脚复用的疑问

Other Parts Discussed in Thread: F28M35H22C, F28M35H52C, F28M35M22C, F28M35M52C, F28M35E20B

你好!我看了这个版本的datasheet

F28M35H52C, F28M35H22C
F28M35M52C, F28M35M22C, F28M35M20B
F28M35E20B
SPRS742F–JUNE2011–REVISEDAPRIL2013

在datasheet中,table2-27和table3-1对管脚的复用描述存在很大的不同。如PJ1_GPIO57到PJ7_GPIO63,这些管脚的复用功能在table3-1中比在table2-27中

多些。而table2-27的复用功能和头文件定义是一致的。我想确认下,在设计中是否按照table2-27设计就OK了,而不是按照table3-1.

  • 对,按照table 2-27进行设计。

    Eric

  • 谢谢您的解答。看来PCB要重新画了。

  • 1、table2-27和头文件也有矛盾的地方。如PG0_GPIO40  M3 Alternate Mode15 功能为MII_TXCK,而在CCS的头文件中的定义是:

    #define GPIO_PCTL_PG0_M              0x0000000F // PG0 mask
    #define GPIO_PCTL_PG0_U2RX           0x00000001 // U2RX on PG0
    #define GPIO_PCTL_PG0_I2C1SCL        0x00000003 // I2C1SCL on PG0
    #define GPIO_PCTL_PG0_USB0EPEN       0x00000007 // USB0EPEN on PG0
    #define GPIO_PCTL_PG0_EPI0S13        0x00000008 // EPI0S13 on PG0
    #define GPIO_PCTL_PG0_MIIRXD2        0x0000000C // MIIRXD2 on PG0
    #define GPIO_PCTL_PG0_U4RX           0x0000000D // U4RX on PG0
    没有MII_TXCK这个功能,我想问下,是table2-27错误,还是头文件有问题。
    2、在头文件中有以下的两个定义
    #define GPIO_PCTL_PE5_MIITXER        0x00C00000 // MIITXER on PE5
    #define GPIO_PCTL_PG7_MIITXER        0x30000000 // EMAC MIITXER on PG7
    在table2-27中都是MII_TXER,在table3-1中的解释都是EMAC MII transmit error。但在头文件注释中一个是MIITXER ,一个是EMAC MIITXER,两者有何区别?