This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

在12V输入下,PTH08T220W能否输出1V?TI参考设计与技术文档存在冲突。

Other Parts Discussed in Thread: PTH08T220W, PTD08A020W

我看PTH08T220W的文档里面,输入电压的上限和两个东西有关:

第一,同步平率。

第二,输出电压X11 和 14V哪一个小。

现在我有一个FPGA设计,输出电压1V,照文档上说,输入不能高于1*11=11V。

可是我必须用12V的系统。。。有点尴尬。

我想问一下,是说这种压差输入的时候,是完全不可以?还是说输出的纹波、动态响应等会有影响?

谢谢各位的解答。

采用这个方案,是看见TI官方的参考设计里面,为virtex 6设计的电源管理系统里面就是用的这一个系列的模块,也是12V到1V。

Reference Design:SLVA408 – April 2010

Datasheet:PTD08A020W    SLTS286 – MAY 2007

以上者两个文档,冲突啊。。。无解中。。。

还望各位不吝赐教,感激不尽。

  • PTD08A020W是模块电源,输入电容,输出电容等外围参数是固定的。数据手册中有提及:当输入高于Vo*11时,其输出纹波可能会增大,但在输入电压小于Vo*11时,其输出纹波的典型值为15mV(数据手册第4页),那么对于你现在的应用12V输入,1V输出,其纹波大概为30mV左右,应该也不算太大。请问这个电源是给什么的负载供电?对纹波有特别要求??

  • TI的工程师你好。首先感谢你的解答。

    你引用的这一段我看到了。

    那么也就是说肯定是能12 to 1的,只是纹波可能变大。

    我用这个模块给Virtex 6的 VCC INT 供电,输入电压12V ,输出电压1V,估计电流接近10A。

    Xilinx的文档里面没有具体指出对纹波的要求,但是有个门限(我理解这个不是说的纹波),门限大约是正负50mV。

    如果我想减小模块在12 to 1 @ 10A情况下的纹波,先撇开layour不谈,是不是可以通过增加输出电容与合理使用TT来尽可能的优化?

    控制到正负20mV以内有可能吗?

  • 原则上,并联与原有电容同样容值的电容,可以减小纹波。也可以在输出与负载之前加一级RC滤波电路或者加磁珠,可以减小电容。可以尝试看看。。。