你好,我想请教下TPS54620关于14引脚PWRGD引脚的问题,datasheet上写了当VSENSE的电压在vref电压的94%~109%,14引脚PWRGD引脚被拉高,请问被拉高到几伏?我在datasheet上并没看到关于PWRGD高电平的电压范围,请告知下。我们希望使用TPS54620的PWRGD引脚来使能下一颗电源芯片,以保证上电顺序,请问针对下一颗芯片的使能引脚高电平最低可以是几伏电压?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
HI
PWRGD是内部MOS接口,其电压输出是其上拉电压,也就是说MOS导通时PWRGD拉低,MOS不导通时其电压是外部上拉电压,同时注意上拉电阻参考datasheet即可。
PWRGD最高电压6V, 见datasheet第5页芯片脚耐压范围表。
Hi
你可以忽略PWRGD为高时的电流,因为一般这个是电平控制,输入脚是高阻形态。
但是你要注意如果PWRGD为低时的电流,原因是上拉电压除以上拉电阻得到的电流必须小于PWRGD能承受的最大电流。