This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

TPS54560-Q1: LAYOUT降低EMI(符合CISRP25-CLASS5等級)的使用說明手冊

Part Number: TPS54560-Q1
Other Parts Discussed in Thread: TPS57160-Q1

各位長官,先進 您好,

請問關於DC/DC BUSK IC: TPS54560-Q1,是否有關於如何設計LAYOUT會有降低/削減EMI的使用者手冊?
其中資料會講述此LAYOUT方法可以符合CISRP25-CLASS5的規範水準等敘述資料。

[對比IC]
TPS57160-Q1
www.ti.com/.../TPS57160-Q1

相關LAYOUT說明可以降低EMI,可以符合CISRP25-CLASS的LINK:
www.ti.com/.../slvua80

  • Hi

        建议你严格参考datasheet layout, 很多时候EMI不好是因为layout不好导致的。

        其次建议可以在输入输出增加LC(磁珠加电容)可以降低EMI.

  • Johnsh 您好,
    感謝幫忙回覆與說明,

    "很多时候EMI不好是因为layout不好导致的。 其次建议可以在输入输出增加LC(磁珠加电容)可以降低EMI"

    關於這提醒,現在設計已經追加這兩個元件並且BUCK IC的舖銅走線已與DATASHEET的建議相似設計,
    但希望能有一篇使用文件跟TPS57160一樣,有明確寫出關於符合CISRP25的設計說明手冊,

    增強迴路的可信度。如果沒有一樣的專欄文件,那是否有共用的參照文件呢?
    謝謝

  • Hi 

        TI没有提供类似CISRP25的文档。