This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

AM3352: 硬件调试

Part Number: AM3352
Other Parts Discussed in Thread: TIDA-01568,

板子的设计使用的是外部RTC时钟,DDR2、FLASH和RMII。原理图主要参考的是TIDA-01568

1. 上电时序,1.8V优先、其次3.3V,最后1.1V和1.26V。如下的时间间隔是否有要求。如果有要求,分别是多少?

    1) 系统电和1.8V之间的时间间隔要求多少?

    2) 1.8V和3.3V之间的时间间隔要求多少?

    3) 3.3.V和1.1V之间的时间间隔要求多少?

2. 目前板子已经回来了,使用别的能够适配我们项目的AM3352、FLASH(芯片都有程序)换到我们的板子上,但AM3352没有跑起来,具体现象如下:

    1)换之前在别的板子上是OK的

    2) 无源晶体的OSC_IN和OSC_OUT信号,在好坏板子上都一样

    3) SYSBOOT配置CLKOUT1输出,好板子有输出,我们的板子一直低电平

3. 如上2更换过程中,DDR没有更换应该 没有影响吧?两个DDR2是一样的型号

4. 这个芯片对PDN的要求是如何的?如果我提供PDN部分,TI是否方便帮忙仿真?

5. 是否有其它思路帮助进一步分析和判断?LOG分析不知道是否可行,但我是硬件,不知道是否有补丁什么之类的帮助捕捉LOG

6. DDR、FLASH、PHY的启动顺序是怎么样的?目前FLASH的CS信号正常,DDR的CE和CLK均无信号。

谢谢!