如图所示,下面是一个交流耦合放大电路,在电路的差分输入端输入差模(100uV,10Hz)和共模信号(10V,10Hz),进行电路的共模抑制比(CMRR)测试,测试发现:
1、差分信号从INS+和INS-端输入时,共模抑制比(CMRR)可达到119dB;
2、差分信号从IN+和IN-端输入时,共模抑制比(CMRR)只能达到70多dB;
在此,想知道:
怎么调整电路,从IN+、IN-端输入信号进行共模抑制比的测量,也能到保持119dB的共模抑制比水平。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
如图所示,下面是一个交流耦合放大电路,在电路的差分输入端输入差模(100uV,10Hz)和共模信号(10V,10Hz),进行电路的共模抑制比(CMRR)测试,测试发现:
1、差分信号从INS+和INS-端输入时,共模抑制比(CMRR)可达到119dB;
2、差分信号从IN+和IN-端输入时,共模抑制比(CMRR)只能达到70多dB;
在此,想知道:
怎么调整电路,从IN+、IN-端输入信号进行共模抑制比的测量,也能到保持119dB的共模抑制比水平。
http://www.deyisupport.com/question_answer/analog/amplifiers/f/52/t/19682.aspx
可以参考下这个帖子,前一级运放接成跟随接法,信号会流入运放正向端。由于前级运放本身的Vos,必然会引发整体CMRR的下降