This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

关于opa602电路噪声问题

电路为低通特性,截止频率在400k,但在测系统噪声时候发现工频噪声特别严重,有效值为30mV,电路及波形如下,求解,谢了!

  • 你好

    看不到你的图片,请重新上传帮你分析。

  • 额,电路图和波形图在文档里面

    Doc1.doc
  • 你好

    看过你的电路图感觉你设计的低通滤波器有问题,特别是第一级的滤波

    仿真结果显示你的电路不符合低通滤波器的要求

    我使用FilterPro Desktop给你简单仿真了一个400K的低通滤波器,

    电路图如下,你可以对参数进行粗略修改,然后再Tina里面或者Multisim 里面进行仿真,如果仿真结果与预期相同在焊接成成品电路实际测试

    请注意下图电路中运放的最小带宽限制Min GBW Req

  • 是这样的,我设计的不是一个400k的低通滤波器,这部分电路是我系统的一部分,可是这部分引入的噪声特别大,是什么原因,有什么解决的办法?谢了!

  • 你好,

    从你传上来的示波器截图看,这个信号不是50Hz,二而是500Hz。

    如果是工频50Hz的噪声干扰,建议你如下解决办法:1、注意电源端的退耦,退耦电容尽量靠近芯片正负电源引脚,保证供电电源的干净。2、可以在电路输出端级联工频陷波器来去除噪声。3、电路布板时注意走线,尽量避免信号线平行(会引入寄生电容,相当于电容两个极板),为了提高信号的干净成度,走线也可以选择地线跟着信号线走。4、当然,屏蔽有时候也是需要的。

    如果是500Hz,就得另当别论了,请你仔细看看噪声的成分。借助示波器的FFT功能识别信号成分。再做讨论。

  • 1、数示波器格子,证明是50Hz,FFT观察,在50Hz处幅度最大,再次证明为50Hz干扰;2、芯片电源引脚处已经有10uF和0.1uF并联去耦了;3、系统的频带范围是从直流到几百K,不便使用陷波器;4、双面板两面都已大面积铺地作为屏蔽了。求解,谢了!

  • 请问你第一级为什么使用那么大的电阻?

    可以将电阻阻值减低,电容容值提高么

    大电阻或引入大量的热噪声,此外电阻较大时,电阻会等效为一个电容与之并联,

    同时你电路中的电容容值又比较小,所以很干扰你系统的稳定与准确性

  • 匹配的前端的高阻抗传感器,电阻不能小了

    电阻的热噪声不算大,主要是工频干扰,如示波器图所示

    接上信号后系统是稳定的,只是噪声干扰较大

  • 按照你说的,应该没啥问题了呀。既然这样的话,那建议你前级采用高共模抑制比、低噪声的运放,不知道仪表放大器能否满足你的要求呢。

    另外也可以参考ECG里面的右腿驱动原理来减小干扰,提高共模抑制比。希望可以帮到你。

  • 看情况你可以参考去年TI杯的频率补偿电路这个题目

    你目前做的应该是这个题目吧

    你采用的方法是最基本的将反馈部分与增益电阻反向以得到一个与原来相反的电路性能

    但是这样做有几个问题

    第一个问题就是电阻阻值太大,你不能直接使用原来电路的阻值,主要原因是大电阻热噪声大,此外大电阻对地及其自身两端都会产生分部电容,你自己选择的电容只有4.7P,因此会干扰你的预期结果,正确的做法是换小电阻,换大电容。

    第二个问题是:你后面的低通电路放的位置有误,你应该吧这个电路放到补偿电路的前面,因为:

    高频补偿电路会使高频噪声呈数十倍,甚至数百倍的增大,有可能使电路进入非线性状态,于是出现复杂的高频交叉互调,其中会有部分调制后的信号分量进入所要求的通带内,形成噪声。

    可以给你提供一个参考图:

  • 你把第一级和第二级断开,单测第一级和第二级,看看工频干扰是从哪一级引入的。