Δ‐Σ 调制器电路这个原理是什么,可以帮忙分析一下不/
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
楼主请看上图,其为1bit Δ‐Σ 调制器,为您给出的电路做了很好的诠释。
您所给出的电路图中,反馈和误差模块构成了上图中的Delta模块,用于得到输入信号X1和基准电压X5间的差值X2,积分器用于此次转换与上次转换间的叠加值X3,而迟滞比较器用来判决调制器的输出为1或者是0,如此完成1bit数字码元输出。例如,输入X1为1.0V,1bitDAC基准电压为2.5V,比较器基准为0V。初始状态下,X1=1.0V,X2,X3,X4均为0,则第一次转换,X1-X5=X2=1.0V-0V=1.0V; X3=X2+0V=1.0V;X3=1.0V>比较器基准0V,所以输出X4为1,将X4返回DAC,输出X5=2.5V,在用X1-X5=1-2.5V=-1.5V,和V3=1V积分为-0.5V,比较器输出为0;如此循环往复。
我想问您一个问题,就是sigma+delta型的A/D,怎样实现时钟控制的或者怎样实现采样时钟呢?
你是指像SAR ADC那样控制采样时间么?
sigma-delta类型的ADC 是持续采样的,一直以调制频率 进行采样,不能像SAR ADC 那样控制采样时间。
一般来说,sigma-delta类型的ADC需要持续的调制时钟。
首先很感谢您的回答,谢谢!我是说sigma-delta型的ADC,它的采样频率的问题,假设采样频率为1600HZ,采样点数16位。具体的ADC芯片内部是怎样实现的呢?假设如简单的减法电路,积分电路和比较器再加上反馈环节的通道开关,在输出端使用数字滤波器。是不是可以实现ADC芯片的功能呢?