电路图如下: 芯片供电24V。用单片机做的逻辑,目前的逻辑状态是:(实测)reset = 3.3v;sleep=3.3v ;fault = 0.4v;delay = 0v ; INx 正常有pwm 波形。但 out1和out并没有输出。其他管脚:VCP 36V。CP1=0V有毛刺,CP2=24v有毛刺,ISEN =0V
请问是不是我有什么地方设计错了?
输出端只能串电感,不能并联电容做滤波,我们的目的是不让OCP误以为输出短路了,也就是说在3.75us左右的Blanking 时间内,防止电流上升到OCP门限值6A。
举例来说,如果是用24V电源,要通过加电感来防止电流在3.75us的时间内冲到6A。
近似计算可得最少的电感要加到: L>V*dt/dI; L>24*3.75/6 = 15uH
所以需要找一个至少15uH的电感(电流要够,防止电感饱和)串联在输出端。
并联在输出端的电容最好全部拿掉。