在设计AO输出时,采用pcm1792a芯片,采用的是pcm模式,当fs>102.4KHz(此时过采样率配置为32),R和L的两路输出不能同步,根据datasheet,将其配置为立体声模式,lrck高电平和低电平配输入的data一样,如果将采样率fs降低小于102.4K(过采样率配置为64),相同的配置和输入就能使两路输出同步。
请高手指点一下?怎么样配置或使用能保证两路同步输出?谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
在设计AO输出时,采用pcm1792a芯片,采用的是pcm模式,当fs>102.4KHz(此时过采样率配置为32),R和L的两路输出不能同步,根据datasheet,将其配置为立体声模式,lrck高电平和低电平配输入的data一样,如果将采样率fs降低小于102.4K(过采样率配置为64),相同的配置和输入就能使两路输出同步。
请高手指点一下?怎么样配置或使用能保证两路同步输出?谢谢!
而且在32倍过采样时,两个通道不同步的时间基本上是差一个采样周期,就是用102.5kHz采样的时候,能差10uS,用200kHz采样时能差5uS
你好
你们测试的时候是否一直保持SCLK与LRCK的整数倍关系还是只改变采样率?
这个是保证整数倍关系的,我发现问题了,是在32倍过采样的时候,系统时钟是64倍的Fs,现在改为128倍的Fs问题解决了
你有使用内部的滤波器吗?使用的话延迟会有18/fs.由于是delta sigma的所以转换速率应该没有那么快的。
差一个MCLK应该算很小了。只有几个纳秒吧。耳朵听不出来的。
要求MCLK 与BCLK是WCLK的整数倍,并且是同步的。没有一些强制的时序关系,但是要求相位固定。当然,边沿对齐是最好的。
你能的数据采集卡为什么要采集恢复出来一样的数据?一般音频不都是左右两个声道吗。