看到你们一篇文章说,并联DAC可以提高性能
focus.ti.com/.../getliterature.tsp
在你们的文章里面没有详细的解释,请问这样的说法有何理论依据?请帮忙解答一下我的疑惑,谢谢
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
看到你们一篇文章说,并联DAC可以提高性能
focus.ti.com/.../getliterature.tsp
在你们的文章里面没有详细的解释,请问这样的说法有何理论依据?请帮忙解答一下我的疑惑,谢谢
ADC的信噪比分由两部分构成,
1. 量化信噪比,其计算公式为:S1=6.02*N+1.78+10*log10(fs/(2*BW));
2. 采样时钟的抖动带来的信噪比:S2=20*log10(1/(2*pi*fin*jiiter));
所以ADC的信噪比为SNRsum = 10*log10(1./(s1+s2));
由S1可以可拿到,当Fs增大一倍是,S1会提高3dB。所以理论上SNRsum会提高。由于时钟抖动带来的信噪比远大于ADC本身的信号比,所以一般情况下我们不太考虑S2的影响,所以一般情况下,我们会说,Fs增大一倍,信噪比增大3dB。
所以对于你的问题,并联ADC也就是增大了ADC的采样率Fs,所以它能提高ADC的输出信噪比。
你好!
个人观点供参考:
1) 当单个DAC电流输出时, 运放的输出为Vout = I1* Rf, 便于计算方便,我们ignore 运放本身的电流和电压噪声,假设DAC的输出的电流噪声密度为in, 那么输出的噪声(rms)为 in*Rf* sqrt(BW) * pi/2, (1-pole LPf) .
2) 当m个DAC并联输出是, 运放的输出为Voutm= I1*Rf *m, 但是 输出的噪声有效值为:in *Rf* sqrt(BW)* pi/2 * sqtr(m) .
则输出的动态范围等效扩大的sqrt(m)倍。 实际情况比这个数值要小些,但这样输出叠加对扩大动态范围肯定是有帮助的。
Peng
举个例子,可能不太合适。比如你有一个信号,它的幅值分别是1,2 ,1,2,1,2,1,2....等等。如果它的频率是192kHz。如果我们用两个96Khz的ADC采样,如果我们把两个ADC的时钟有意的错开的话,我们会在ADC1得到1,1,1,1....。在ADC2得到2,2,2,2.....。然后我们在按照96KHz两倍的频率把ADC1和ADC2的值交织放在一起,就等效成了192KHz的采样的1,2,1,2,1,2.....
Peng
举个例子,可能不太合适。比如你有一个信号,它的幅值分别是1,2 ,1,2,1,2,1,2....等等。如果它的频率是192kHz。如果我们用两个96Khz的ADC采样,如果我们把两个ADC的时钟有意的错开的话,我们会在ADC1得到1,1,1,1....。在ADC2得到2,2,2,2.....。然后我们在按照96KHz两倍的频率把ADC1和ADC2的值交织放在一起,就等效成了192KHz的采样的1,2,1,2,1,2.....
同意Seasat的说法,PCM1702在芯片级本身是通过过采样来提高输出信号的SNR, (过采样有处理增益,有效降低带内的噪声)。
但是www.ti.com/.../sbau029.pdf, 在第7页(共14页)中DAC Sectioin, Superior performance and sound quality are product by combing the parallel connection......... and wide dynamic range. 其本意是通过电流信号的叠加,来达到扩大动态范围。 原因见我楼上的解释。
PCM1702内部有16X oversampling capability, 如果我们提供四路等相位差的时钟给4片PCM1702,在时钟输入端是4倍内插,如果我们在模拟输出端(电流相加点),又如何看待这两种内插的效果呢?