请教TI工程师,TI的D类功放芯片资料了典型电路AVCC,PVCC,AGND,PGND还有GND都是什么关系
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
电感主要为了EMI的因素才考虑使用的了?
那么此功放也就是不需要外部滤波了?
另外power supply有一段文字
the PVCC supply can also be used to power the analog supply(AVCC) and can be used to pull up the logic pins for shutdown (SD) controls,fault detection(FAULT),gain ,and PBTL as long as the voltage slew rate is limited to 10V/ms.
我如何来确定 the voltage slew rate is limited to 10V/ms 也就是电压上升速度,还是说按照demo板 外部滤波电容已经能够确保这一点了?
你好,
你要弄明白Pin1(#SD),Pin2(#FAULT)和Pin14(PBTL)引脚接100kΩ电阻的目的和用途都是什么:
Pin1为芯片关断控制输入引脚,低有效。拉低此引脚芯片Shutdown,拉高此引脚芯片正常工作。
Pin2为芯片错误输出指示引脚,为漏极开路结构,因此要想获得错误信号输出,必须外接上拉电阻。芯片报错时,该引脚输出低电平;无错时输出高电平。
Pin1和Pin2接在一起是实现出错自动恢复功能,当出现短路保护等错误情况时,错误状态会被锁住,清除锁住状态必须将Shutdown引脚置低再置高,因此可以将FAULT引脚和SD引脚短接在一起,出错时FAULT引脚会自动将SD引脚拉低,清除锁住状态后FAULT引脚变高又将SD引脚拉高,芯片正常工作。
Pin14是PBTL和BTL模式选择输入引脚,拉高选择为PBTL模式,该引脚对电压爬升速率有要求,若上拉至PVCC,而PVCC电压爬升速率较快,超过10V/ms时,需要串接100kΩ电阻进行保护,防止损坏该引脚。