1、对VDD_REF上电3.3V后,OUT4会默认有100Mhz的时钟输出吗?我上电后使用示波器没有量到100MHZ的输出波形
2、我看要使用I2C要进入回退模式,但是我的refsel与hw_sw_ctrl都接地了,还能进入回退模式吗?如果不能进入回退模式,我要要怎样才能使用I2C去配置100mhz的波形输出呢?
3、如果上电后out4没有100mhz的输出波形,我该如何进入I2Cmode,是用I2C进行配置,使out4输出100Mhz的波形呢?
1.如果使用出厂默认EEPROM映像,则OUT4配置为输出100MHz LP-HCSL。以下是默认EEPROM映像的频率计划。
2.如果您使用的是出厂默认的EEPROM,则I2C接口在启动时会被禁用,除非进入回退模式。只有当引脚4(REFSEL)和引脚23(HW_SW_CTRL)浮动时,才能进入回退模式。
3.如前所述,预计输出为100MHz。您是使用EVM还是自定义板来测试CDCE设备?如果使用定制板,请分享原理图。
1、我是在Load Board中加了这颗芯片,原理图就如我发的那张图,主要是需要out4输出100mhz的波形发送到芯片引脚,CDCE_OUT4那对差分引脚是连接到待测芯片引脚的
2、您的意思是我直接给cdce上电out4就有100mhz的输出了吗,但我在示波器中没有测量到波形,所以我想再确认一下如果没有动过eeprom的配置,那么上电后out4就有100mhz的波形,对吗?
很抱歉,由于某种原因,我没有注意到你的示意图。
由于REFSEL和HW_SW_CTRL被拉低,因此使用出厂默认EEPROM设置。在默认设置中,GPIO4被配置为OE4(OUT4启用)。OEx为低电平有效,这意味着逻辑低电压启用OUT4。
你能确认GPIO4的引脚11是逻辑低吗?
正确,出厂默认EEPROM的预期是,当通电且GPIO4引脚11为逻辑低时,OUT4上有100MHz的输出。