LMK04828: 零延时规则疑惑

Part Number: LMK04828

零延时规则要求输入时钟频率等于输出频率的最小值(GCD)。我需要进行多板同步,并且保证每次上下电时钟相位相对于参考时钟不变,所有有以下几个疑惑。

1.想问一下这里的输入时钟频率是指的是CLK_IN还是经过R分频器后的PLL1输入频率。

2.sync信号可以复位R分频器吗。

3.多板同步时,需要在Setup of SYSREF Example流程中等待外部触发信号到来之后,完成sysref的产生吗。还是说先进行Setup of SYSREF Example流程,外部sync信号到来时重新进行这一流程。

x 出现错误。请重试或与管理员联系。