Part Number: DAC39RF12
如题,在使用DAC39RF12进行DDS输出设计时,使用FSW进行输出测试时发现,DAC39RF12的输出,在3.5G左右至4.5G左右的频段内,信号衰减比较严重,倍流器未开时-15dB左右,倍流器打开时-10dB左右,此时DAC时钟为12GHz,且未接后端分频段的巴伦。
试验了DAC时钟为10GHz时,衰减严重的频段变为了3G左右到4G左右,该现象应能够排除是布线及器件问题。
该现象是DAC内部寄存器设置不对么??(在开发板上并未发现该现象)
Part Number: DAC39RF12
如题,在使用DAC39RF12进行DDS输出设计时,使用FSW进行输出测试时发现,DAC39RF12的输出,在3.5G左右至4.5G左右的频段内,信号衰减比较严重,倍流器未开时-15dB左右,倍流器打开时-10dB左右,此时DAC时钟为12GHz,且未接后端分频段的巴伦。
试验了DAC时钟为10GHz时,衰减严重的频段变为了3G左右到4G左右,该现象应能够排除是布线及器件问题。
该现象是DAC内部寄存器设置不对么??(在开发板上并未发现该现象)
你在EVM上也看到了这一点吗?这听起来像是他们开始进入DES2XL/H过渡带,DES2XL为0.4*FDAC,DES2XH为0.6*FDAC。
这将是10GHz的4GHz截止频率,而不是3.5GHz。你能确认这以什么样的采样率发生的确切频率吗?