TXS0104E手册中写明”当输出使能端 (OE) 输入为低电平时,所有输出都被置于高阻抗状态。“,但在实际测试发现,OE拉低,只给Vccb供3.3V电压,Vcca不供电,用万用表测试PortA和PortB I/O管脚上都有0.1V~0.5V左右电平,每次测试电压值有可能不同,同样,OE拉高,只给Vcca供1.8V电压,Vccb不供电,PortB IO也有电压。如果是这样的话,OE拉低或任一Vcc不供电,都不能隔离A口和B口,肯定存在漏电情况。请问这类器件是否存在这种缺陷?
TXS0104E手册中写明”当输出使能端 (OE) 输入为低电平时,所有输出都被置于高阻抗状态。“,但在实际测试发现,OE拉低,只给Vccb供3.3V电压,Vcca不供电,用万用表测试PortA和PortB I/O管脚上都有0.1V~0.5V左右电平,每次测试电压值有可能不同,同样,OE拉高,只给Vcca供1.8V电压,Vccb不供电,PortB IO也有电压。如果是这样的话,OE拉低或任一Vcc不供电,都不能隔离A口和B口,肯定存在漏电情况。请问这类器件是否存在这种缺陷?