我使用的是TI官方的评估套件ADS1298ECG-FE,采集板使用的是官方的,母板我自己做了一块STM32的 换上去了,SPI没有问题,可以正常读写寄存器、读ID,但是DRDY引脚一直为高电平,不管我拉高START引脚还是使用START命令,都无法检测到DRDY的状态改变,不能进入中断,无法读数据。PWDN是采集板上的去掉JP5跳线帽,一直为高电平。排除掉DRDY连接引脚的通断问题,DRDY引脚通过飞线链接到了按键中断引脚测试了通路和中断配置及函数,按键是可以进中断的。不知道要检测DRDY变低状态,是否还需要其他配置,或者寄存器配置,我理解的是只要START引脚拉高,就会使DRDY引脚状态变化。麻烦大神解答。