This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

DAC5674 的clockmode 和 data range的关系?



为什么 在external 2×的情况下 datarange 在直流到200HZ之间?5674的最大外接时钟速率是400MSPS,在extenal2×的情况下2分频 变成200MHZ,根据奈奎斯特速率 data range不应该是100MHZ吗?

  • 我是这样理解的,data range范围为0~200Mhz的的话,根据奈奎斯特定理外部时钟至少两倍,即External 2X, 为0~400Mhz, 或者反之,最大外接时钟为400Mbps的话,根据奈奎斯特得到data range最大为200Mhz。
    而PLLLOCK 的定义是这样的:PLL lock status bit. PLL is locked to input clock when high. Provides output clock equal to the data rate when the PLL is disabled.
    也就是说,当PLL disable的时候,PLLLock输出是和data rate 一致的,因此当clock mode为External 2X的时候,PLLLOCK和data range一样为External/2.