請問 如果ADS1291 使用 CLK = 2.048 MHZ
SPI CLK 可以使用 4MHZ 嗎?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
請問 如果ADS1291 使用 CLK = 2.048 MHZ
SPI CLK 可以使用 4MHZ 嗎?
您好,ADC主时钟小于SCLK时,SCLK速率太快将导致接受的数据不正确,SPI接口本身难以判断收到的数据是否正确,需要在软件中处理。
您好,如果方便请上传一下测试的时序和转换结果。谢谢您的支持!
這是我的ADS1291 電路圖
AVDD = DVDD =3.3 V 使用內部VREF=2.4V
我是用Single-ended input . Common Votage =1.5V 在ADS1291 INIP 我是接到儀表放大器的輸出端(已經把位準拉至1.5V) ININ 接至1.5V
前端類比端 我將訊號放大3315倍 以及將準位拉至1.5V
然後我已經測試過類比端的輸出是沒問題的 也就是輸入ADS1291的波形是正確的
我這邊沒有測試的時序圖
只有轉換結果圖 我使用藍芽傳輸 電腦端用Labview 程式接收
我先將弦波訊號分壓1000倍 再類比放大3315倍 再將放大後的訊號輸入至ADS1291
只有轉換結果
100mVPP 5HZ
100mVpp 10HZ
200mVPP 5HZ
200mVPP 10HZ
300mVPP 5HZ
300mVPP 10HZ
希望這些轉換結果能有所幫助
能早日找到問題
謝謝您
从图中观察,ADC是正常工作的,输出信号的频率出现错误。请参照datasheet28页公式(10)
For faster SPI interface, use fCLK= 2.048MHz and set the CLK_DIV register bit (in the LOFF_STATregister) to '1'.
不過 我是使用 SPI CLOCK=4MHZ
所以應該符合datasheet 28 頁 公式10
然後我的CLK_DIV也已經寫入1