大家好,近来接触JESD204B接口协议,采用SUBCLASS1方案,在系统设计上遇到诸多问题。首先SYSREF和DEVICE CLK 一般有不同的电气特性,一个可能是TTL的,另一个是CML的,并且在不同的电压域,如何能保证到达各器件内部之后,仍能满足建立保持时间要求呢?特别是DEVICE CLK采用2.5G的高频情况下。如果以外部时钟控制芯片去调整的话,即使在常温下能保证DEVICE CLK正确采样SYSREF生成LMFC,但是随着温度升高,也会有采样亚稳态出现,当系统需要同步的芯片较多的话,这个问题更难解决。在系统设计上不知有些什么要求,还望有经验者指点一二。