本人将在此论坛发表一些实际工作中的应用笔记,以对工作以来的对ADC/DAC应用的总结。文章除有注明之外,本人原创或者翻译,版权所有归本作者。引用请注明本作者或出处。另外,本人水平有限,对于文章未准确之处,欢迎探讨拍砖。
几年前本人在设计中用过ADS5525。在本设计中,由于输入的信号为中频IF,带宽为5-42Mhz,输入前端处理经过滤波,LNA,经过阻抗变压器单端变差分,再经过可调差分放大器再输入ADC。ADS5525具有 170 MSPS 的采样频率,根据乃奎斯特定律,ADC的采样频率要求为AD输入信号频率的2倍,所以ADS5525可以满足本应用采样频率的要求。而且以后系统可能会升级到支持输入信号达到65MHZ,ADS5525也可以满足本应用采样频率的要求.
另外ADS5525模拟信号的输入带宽为500MHZ,所以5-42Mhz的IF在带宽范围之内。输入的电压幅值最小为0.22mV,对于ADS5525的12-BIT分辨率,VCM为1.5V,即1LSB为0.366mV.D但由于前端采用了LNA以及可编程的放大器,输入的电压幅值最小为0.22mV,可以放大到和VCM匹配的值。当然,放大的倍数根据输入电压的最大值以及1LSB的值来估算合理制定。
采样数据结果可以通过 DDR LVDS/或者并行CMOS 可选接口进行输出,具有一个内部采样以及保持的低抖动时钟缓冲。对于40MHZ的中频输入,SNR为71 -dBFS,同时SFDR 为85-dBc,在低幅值模拟输入时,还可以通过可编程增益调节来改善SFDR的表现。封装为48-QFN(7mmx7mm),属于比较紧凑的封装了。功耗为1.1M。上面的分析可见,ADS5525对于应用是十分合适的。接下来进行软硬件设计的分析了。未完待续。