硬件平台:FPGA-FX50;DA-DAC5682;
采样率1GSPS,dac5682工作模式,不使用内部插值及混频单元。
输出信号62.5Mhz载波信号。
现象:在62.5MHz信号附近每隔240KHz左右出现较大杂散信号,抑制在50dB左右,严重影响到后面的信号处理。
问题:该杂散可能是在哪个环节产生的,应如何有效避免?
我的联系方式:朱振飞--18653264036
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
不排除这个可能性。
对于DAC与ADC来说,一般都要使用LDO来提供稳定干净的电源。而且还要加电源滤波电容。可以在TI主页上搜索DAC5682,然后查看其EVM,里面含有DAC5682的EVM评估板原理图。上面就有推荐的电源滤波方式,以及使用了哪些LDO。